增加2号模块的文档和3号模块
This commit is contained in:
parent
eab32d4574
commit
b3f824cef8
@ -4,25 +4,27 @@
|
|||||||
|
|
||||||
计算两组8位整数的和,执行所有标准加法器的功能。两组输入是同步的,输出也是同步的。总延迟为4tick。含火把,故不可流水线。体积很小且速度快。建议在没有流水线的情况下使用。
|
计算两组8位整数的和,执行所有标准加法器的功能。两组输入是同步的,输出也是同步的。总延迟为4tick。含火把,故不可流水线。体积很小且速度快。建议在没有流水线的情况下使用。
|
||||||
电路接受最少强度5的输入,且两侧输入强度差距不超过1。之后所有含此类异或门结构的电路均是如此。
|
电路接受最少强度5的输入,且两侧输入强度差距不超过1。之后所有含此类异或门结构的电路均是如此。
|
||||||
试用版本|适用于java版1.6及以上
|
|
||||||
|
|
||||||
### 元件信息
|
### 元件信息
|
||||||
|
|
||||||
|
|
||||||
|
|
||||||
|
|
||||||
| 标签 | 小型模块,运算单元,加/减法器,二级模块,Java版,静音,传统红石 |
|
| 标签 | 小型模块,运算单元,加/减法器,二级模块,Java版,静音,传统红石 |
|
||||||
| ---- | --------------------------------------------------------------- |
|
| -------- | --------------------------------------------------------------- |
|
||||||
| 作者 | Don_Manuel_1229 |
|
| 作者 | Don_Manuel_1229 |
|
||||||
| 存档位置 | 16 4 32 |
|
| 存档位置 | 16 4 32 |
|
||||||
| 电路类型 | 逻辑电路 |
|
| 电路类型 | 逻辑电路 |
|
||||||
| 电路大小 | 6×19×9 |
|
| 电路大小 | 6×19×9 |
|
||||||
| 总延迟 | 4(rt) |
|
| 总延迟 | 4(rt) |
|
||||||
|
适用版本|适用于java版1.6及以上
|
||||||
### 特性表
|
### 特性表
|
||||||
|
|
||||||
|
|
||||||
| 类别 | 位宽 | 布线方式 | 位置 | 延迟 | 脉冲 | 注释 |
|
| 类别 | 位宽 | 布线方式 | 位置 | 延迟 | 脉冲 | 注释 |
|
||||||
| --------- | ---- | -------------- | ------ | ---- | ---------- | ----------------------------------- |
|
| --------- | ---- | -------------- | ------ | ---- | ---------- | ----------------------------------- |
|
||||||
| 输入数据1 | 8 | 竖式,高位在上 | 1 3 1 | 0 | 2 | 第一个加数 |
|
| 输入数据1 | 8 | 竖式,高位在上 | 1 3 1 | 0 | 2 | 第一个加数 |
|
||||||
| 输入数据2 | 8 | 4 3 1 | 0 | 2 | 第二个加数 | |
|
| 输入数据2 | 8 || 4 3 1 | 0 | 2 | 第二个加数 | |
|
||||||
| 输出数据 | 8 | | 5 2 9 | 4 | 2 | 加法结果 |
|
| 输出数据 | 8 | | 5 2 9 | 4 | 2 | 加法结果 |
|
||||||
| 控制端口1 | 1 | | 3 2 6 | 2 | 2 | 低位进位,可认为是第三个加数且值为1 |
|
| 控制端口1 | 1 | | 3 2 6 | 2 | 2 | 低位进位,可认为是第三个加数且值为1 |
|
||||||
| 标志位1 | 1 | | 5 17 9 | 5 | 2 | 最高位进位,即加法计算是否溢出 |
|
| 标志位1 | 1 | | 5 17 9 | 5 | 2 | 最高位进位,即加法计算是否溢出 |
|
||||||
@ -36,4 +38,3 @@
|
|||||||
| 是否含侦测器 | 否 | 是否含容器 | 否 |
|
| 是否含侦测器 | 否 | 是否含容器 | 否 |
|
||||||
| 是否含漏斗、投掷器 | 否 | 是否含实体 | 否 |
|
| 是否含漏斗、投掷器 | 否 | 是否含实体 | 否 |
|
||||||
| 是否使用墙电 | 否 | 是否使用水电 | 否 |
|
| 是否使用墙电 | 否 | 是否使用水电 | 否 |
|
||||||
|
|
37
modules/2 - BCS-vertical-10gt-2t/readme.md
Normal file
37
modules/2 - BCS-vertical-10gt-2t/readme.md
Normal file
@ -0,0 +1,37 @@
|
|||||||
|
# 2 . 借位封闭减法器(BCS, Borrow Carry Subtractor)
|
||||||
|
|
||||||
|
### 基本描述:
|
||||||
|
|
||||||
|
计算两组8位整数的差,可以通过取补码转化为加法器。两组输入是同步的,输出也是同步的。总延迟为5tick。不含火把,故可以流水线。体积很小且速度快。可以在补码转换后作流水线加法器使用。
|
||||||
|
|
||||||
|
### 原链接:[点击传送](https://tieba.baidu.com/p/6646278486)
|
||||||
|
|
||||||
|
### 元件信息
|
||||||
|
|
||||||
|
| 标签| 小型模块,运算单元,加/减法器,二级模块,java版,2t流水,无容器,静音,传统红石
|
||||||
|
| -------- | --------------- |
|
||||||
|
| 作者 | Fredbill |
|
||||||
|
| 存档位置 | 48 4 32 |
|
||||||
|
| 电路类型 | 逻辑电路 |
|
||||||
|
| 电路大小 | 4×18×12 |
|
||||||
|
| 总延迟 | 5 |
|
||||||
|
| 适用版本 | java版1.6及以上 |
|
||||||
|
|
||||||
|
### 特性表
|
||||||
|
|
||||||
|
| 位宽 | 布线方式 | 位置 | 延迟 | 脉冲 | 注释 |
|
||||||
|
| --------- | ----------------- | ------- | ---- | ---- | ------------------------------------ |
|
||||||
|
| 输入数据1 | 8(竖式,高位在上) | 1 4 1 | 0 | 2 | 减数 |
|
||||||
|
| 输入数据2 | 8 | 4 4 1 | 0 | 2 | 被减数 |
|
||||||
|
| 输出数据 | 8 | 2 1 12 | 5 | 2 | 两数之差 |
|
||||||
|
| 控制端口1 | 1 | 3 1 6 | 1 | 2 | 最低位借位,可视为-1,拉杆默认为拉下 |
|
||||||
|
| 标志位1 | 1 | 3 18 10 | 4 | 2 | 最高位是否向高位借位,是则输出1 |
|
||||||
|
|
||||||
|
### 检查单
|
||||||
|
|
||||||
|
| 是否含火把 | 仅在控制端口有1个 | 是否支持2t流水线 | 是 |
|
||||||
|
| ------------------ | ----------------- | ------------------ | -- |
|
||||||
|
| 是否含活塞 | 否 | 是否为“无红石粉” | 否 |
|
||||||
|
| 是否含侦测器 | 否 | 是否含容器 | 否 |
|
||||||
|
| 是否含漏斗、投掷器 | 否 | 是否含实体 | 否 |
|
||||||
|
| 是否使用墙电 | 否 | 是否使用水电 | 否 |
|
BIN
modules/3 - CCA-vertial-20gt-32bit/3 - CCA-vertial-20gt-32bit(bottom).nbt
(Stored with Git LFS)
Normal file
BIN
modules/3 - CCA-vertial-20gt-32bit/3 - CCA-vertial-20gt-32bit(bottom).nbt
(Stored with Git LFS)
Normal file
Binary file not shown.
BIN
modules/3 - CCA-vertial-20gt-32bit/3 - CCA-vertial-20gt-32bit(top).nbt
(Stored with Git LFS)
Normal file
BIN
modules/3 - CCA-vertial-20gt-32bit/3 - CCA-vertial-20gt-32bit(top).nbt
(Stored with Git LFS)
Normal file
Binary file not shown.
BIN
modules/3 - CCA-vertial-20gt-32bit/3 - CCA-vertial-20gt-32bit.litematic
(Stored with Git LFS)
Normal file
BIN
modules/3 - CCA-vertial-20gt-32bit/3 - CCA-vertial-20gt-32bit.litematic
(Stored with Git LFS)
Normal file
Binary file not shown.
BIN
modules/3 - CCA-vertial-20gt-32bit/3 - CCA-vertial-20gt-32bit.schem
(Stored with Git LFS)
Normal file
BIN
modules/3 - CCA-vertial-20gt-32bit/3 - CCA-vertial-20gt-32bit.schem
(Stored with Git LFS)
Normal file
Binary file not shown.
31
modules/3 - CCA-vertial-20gt-32bit/readme.md
Normal file
31
modules/3 - CCA-vertial-20gt-32bit/readme.md
Normal file
@ -0,0 +1,31 @@
|
|||||||
|
# 3. 封闭进位加法器32位
|
||||||
|
### 基本描述
|
||||||
|
计算两组32位整数的和,执行所有标准加法器的功能。两组输入不是同步的,而是每8位增加2tick(但这8位是同步的),输出也是如此。不过,由于这个电路是逻辑电路,所以同步输入两个加数不会影响10tick后的最终结果。总延迟为10tick。含火把,故不可流水线。体积很小且速度快。建议在没有流水线的情况下使用。
|
||||||
|
表格里的+[n8]×2意为:每8位延迟增加2tick,即0~7位+0tick,8~15位+2tick,16~23位+4tick,24~31位+6tick。
|
||||||
|
### 原链接:[点击传送](httpswww.bilibili.comvideoBV1Ni4y1M7Q)
|
||||||
|
### 元件信息
|
||||||
|
标签|小型模块,运算单元,加/减法器,二级模块,Java版,静音,传统红石
|
||||||
|
-|-
|
||||||
|
适用版本|于java版1.6及以上
|
||||||
|
作者|Fredbill
|
||||||
|
存档位置|32 4 32
|
||||||
|
电路类型|逻辑电路
|
||||||
|
电路大小|6×67×9
|
||||||
|
总延迟|4+6=10
|
||||||
|
### 特性表
|
||||||
|
|位宽|布线方式|位置|延迟|脉冲|注释
|
||||||
|
-|-|-|-|-|-
|
||||||
|
输入数据1|32|竖式,高位在上|1 3 1|0+[n8]×2|2|第一个加数
|
||||||
|
输入数据2|32||4 3 1|0+[n8]×2|2|第二个加数
|
||||||
|
输出数据|32||5 2 9|4+[n8]×2|2|加法结果
|
||||||
|
控制端口1|1||3 2 6|2|2|低位进位,可认为是第三个加数且值为1
|
||||||
|
标志位1|1||5 65 9|11|2|最高位进位,即加法计算是否溢出
|
||||||
|
### 检查单
|
||||||
|
是否含火把|是|是否支持2t流水线|否
|
||||||
|
-|-|-|-
|
||||||
|
是否含活塞|否|是否为“无红石粉”|否
|
||||||
|
是否含侦测器|否|是否含容器|是
|
||||||
|
是否含漏斗、投掷器|否|是否含实体|否
|
||||||
|
是否使用墙电|否|是否使用水电|否
|
||||||
|
|
||||||
|
参考子模块:封闭进位加法器
|
@ -0,0 +1,26 @@
|
|||||||
|
# 标签索引
|
||||||
|
![标签索引logo](http://shenjack.top:5100/ARS/ARS-docs/raw/branch/main/assets/image/tag_index.png)
|
||||||
|
### 所有可用标签:
|
||||||
|
- [小型模块]() : 方块数量小于10000的模块
|
||||||
|
- [中型模块]() : 方块数量在10001-100000之间的模块。
|
||||||
|
- [大型模块]() : 方块数量>100000的模块。
|
||||||
|
- [运算单元]() : 具有运算功能的模块。
|
||||||
|
- [加/减法器]() : 具有加/减法功能的模块。
|
||||||
|
- [ALU(算逻单元)]() : 算术逻辑单元
|
||||||
|
- [显示模块]() : 具备显示功能的模块。
|
||||||
|
- [存储模块]() : 具备存储功能的模块。
|
||||||
|
- [数码管显]() : 示数字的专用模块。
|
||||||
|
- [成品模块]() : 已经完成设计的模块,如CPU
|
||||||
|
- [一级模块]() : 组成整个模块的次级模块。如ALU(算术逻辑单元),PC(程序计数器),MM(主存)等。
|
||||||
|
- [二级模块]() : 次级模块的次级模块。如CCA(进位取消全加器),RAM(随机存储器),ROM(只读存储器)等。
|
||||||
|
- [子模块]() : 二级模块的次级模块。如单个逻辑门,导线等。
|
||||||
|
- [Java版]() : Java版模块
|
||||||
|
- [基岩版]() : 基岩版模块。
|
||||||
|
- [版本特性]() : 利用了版本特性的模块。
|
||||||
|
- [2t流水]() : 支持2t流水线的模块。
|
||||||
|
- [时序严格]() : 对于电路时序要求严格的模块。
|
||||||
|
- [无容器]() : 没有容器的模块。
|
||||||
|
- [静音]() : 不会发出响声的模块。
|
||||||
|
- [单片]() : 1高或1宽的模块。
|
||||||
|
- [传统红石]() : 仅使用红石方块特性,不使用墙电,水电,树电,脚电等其他特性的模块。
|
||||||
|
|
Loading…
Reference in New Issue
Block a user